home *** CD-ROM | disk | FTP | other *** search
/ Info-Mac 4 / Info_Mac IV CD-ROM (Pacific HiTech Inc.)(August 1994).iso / Science / µSim 1.0b4 Folder / µArchitecture Simulator / µArchitecture Simulator.rsrc / STR#_1003.txt < prev    next >
Text File  |  1994-01-05  |  3KB  |  57 lines

  1. The processor will ask to write to the main memory while executing the currently selected microinstruction. You need to request a write for two microinstructions to actually write data into memory. Checked because it is the active choice.
  2.  
  3. The processor will ask to write to the main memory while executing the currently selected microinstruction. You need to request a write for two microinstructions to actually write data into memory.
  4.  
  5. The processor will ask to read from the main memory while executing the currently selected microinstruction. You need to request a read for two microinstructions to actually get data from memory. Checked because it is the active choice.
  6.  
  7. The processor will ask to read from the main memory while executing the currently selected microinstruction. You need to request a read for two microinstructions to actually get data from memory.
  8.  
  9. The processor will not interact with the main memory while executing the currently selected microinstruction. Checked because it is the active choice.
  10.  
  11. The processor will not interact with the main memory while executing the currently selected microinstruction.
  12.  
  13. The Register E will be loaded from this bus. Checked because it is the active choice.
  14.  
  15. The Register E will be loaded from this bus.
  16.  
  17. The Register D will be loaded from this bus. Checked because it is the active choice.
  18.  
  19. The Register D will be loaded from this bus.
  20.  
  21. The Register C will be loaded from this bus. Checked because it is the active choice.
  22.  
  23. The Register C will be loaded from this bus.
  24.  
  25. The Register B will be loaded from this bus. Checked because it is the active choice.
  26.  
  27. The Register B will be loaded from this bus.
  28.  
  29. The Register A will be loaded from this bus. Checked because it is the active choice.
  30.  
  31. The Register A will be loaded from this bus.
  32.  
  33. The Instruction Register will be loaded from this bus. Checked because it is the active choice.
  34.  
  35. The Instruction Register will be loaded from this bus.
  36.  
  37. The Base Register will be loaded from this bus. Checked because it is the active choice.
  38.  
  39. The Base Register will be loaded from this bus.
  40.  
  41. The Stack Pointer will be loaded from this bus. Checked because it is the active choice.
  42.  
  43. The Stack Pointer will be loaded from this bus.
  44.  
  45. The Accumulator will be loaded from this bus. Checked because it is the active choice.
  46.  
  47. The Accumulator will be loaded from this bus.
  48.  
  49. The Program Counter will be loaded from this bus. Checked because it is the active choice.
  50.  
  51. The Program Counter will be loaded from this bus.
  52.  
  53. The value on this bus will not be saved in any register. Checked because it is the active choice.
  54.  
  55. The value on this bus will not be saved in any register.
  56.  
  57.